问答题
现有4个正边沿触发的JK触发器和若干与非门器件,请设计十一进制减法计数器,该计数器的状态转换图如图所示。 (1)写出状态方程、驱动方程和输出方程,并进行化简; (2)绘制电路的原理图; (3)检查是否能够自启动,并说明理由。
问答题 分析图给出的计数器电路,74LS160为同步十进制计数器,其功能表见表。请写出分析思路,并说明这是多少进制的计数器。
问答题 电路如图1所示,FF1和FF2为边沿触发D触发器,初始状态Q1和Q2均为0,请按照给定的输入信号波形(如图2),绘出输出信号Q1和Q2端的波形。
问答题 由3-8译码器以及与非门组成的逻辑电路如图所示,则: (1) 写出最小项之和形式的逻辑函数F1(A,B,C)和F2(A,B,C); (2) 将F1和F2化简为最简“与或”表达式; (3) 设请写出F3的最简“与或”表达式。