问答题
对于多周期MIPS处理器,假定将访问数据的过程分成两个时钟周期可使时钟频率从4.8GHz提高到5.6GHz,但会使得lw和sw指令增加时钟周期数。已知基准程序CPUint2000中各类指令的频率为:Load:25%,Store:10%,Branch:11%,Jump:2%,ALU:52%。以基准程序CPUint2000为标准计算时钟频率提高后处理器的性能提高了多少?若将取指令过程再分成两个时钟周期,则可进一步使时钟频率提高到6.4GHz,此时,时钟频率的提高是否也能带来处理器性能的提高?为什么?
三种频率的机器上,各类指令的百分比和CPI三种机器的平均CPI和MIPSCPIofM......
(↓↓↓ 点击下方‘点击查看答案’看完整答案 ↓↓↓)
问答题 画出实现Bgt指令的数据通路。
问答题 该计算机的编址单位是什么?
问答题 假定用硬件实现时会使一条指令的执行时间增加10%,则swap指令在程序中占多大的比例才值得用硬件方式来实现?