欢迎来到PP题库网 PP题库官网
logo
全部科目 > 大学试题 > 工学 > 动力与电气工程 > 现场可编程逻辑门阵列(FPGA)

单项选择题

‌在数字钟设计中,要对50MHz晶振源进行分频,得到1000Hz的方波信号,分频系数、计数范围、计数变量的位宽应为()。

    A.50000;0~24999;16
    B.50000;0~24999;15
    C.50000;0~25000;14
    D.50000;0~25000;13

点击查看答案

相关考题

微信小程序免费搜题
微信扫一扫,加福利官免费搜题

微信扫一扫,加福利官免费搜题